컴퓨터 구조/논리 회로

> 전체도서 > 컴퓨터 구조/논리 회로

>>  전체도서

>>  전산학개론

>>  프로그래밍 언어

>>  C 언어

>>  자료 구조

>>  데이터베이스/화일처리

>>  운영체제/UNIX시스템

>>  컴퓨터 구조/논리 회로

>>  데이터 통신/인터넷

>>  프로그래밍/전자상거래

>>  시스템분석/소프트웨어 공학

>>  컴퓨터 게임/멀티미디어/컴퓨터 그래픽스

>>  OA/오피스

>>  전산수학/통계학

book list

전체 도서 보기

전산학개론

프로그래밍 언어

C 언어

자료 구조

데이터베이스/화일처리

운영체제/UNIX시스템

컴퓨터 구조/논리 회로

데이터 통신/인터넷

웹 프로그래밍/전자상거래

시스템분석/
소프트웨어 공학

컴퓨터 게임/멀티미디어
컴퓨터 그래픽스

OA/오피스

이산수학/통계학

컴퓨터 논리회로

정익사
2017-01-31
조회수 1891

컴퓨터 논리회로

 지은이 : 이상범

 ISBN : 978-89-353-0461-5

 금액 : 33,000원


● 발행날짜 : 2015년 2월 25일 

● 페이지 : 582페이지

● 판매처 : 온라인 서점

● 강의자료 제공

   책 소개
 책 소개
최근 컴퓨터의 성능은 반도체 소자의 개발에 힘입어 급격히 향상되고 있다. 또한 생활 주변에 많은 기기들은 마이크로프로세서 등의 논리 회로가 내장되어 그 기능이 확장되고 다양화되고 있다. 이러한 컴퓨터를 기반으로 구성되는 시스템을 이해하기 위해서는 디지털 논리 회로에 대한 개념과 설계 방법 등을 잘 이해하여야 한다.
따라서 본 책자는 이러한 디지털 논리 회로를 효율적으로 이해하여 더 발전된 시스템을 설계할 수 있는 능력을 기르도록 그 내용을 구성하였다.
이 책의 내용은 첫째, 2진 시스템의 구조를 이해한다. 둘째, 부울 대수의 논리 게이트를 이해하고 이에 대한 응용 시스템에 대한 설계 방법을 이해한다. 셋째, 조합 논리 회로와 순차 논리 회로의 동작 원리와 설계 방법을 이해한다. 넷째, 레지스터, 카운터 메모리 및 연산 논리의 설계 방법을 이해한다. 다섯째, 컴퓨터의 프로세서와 제어 논리의 설계 방법을 이해하여 시스템 설계에 응용할 수 있게 한다. 여섯째, 비동기 회로의 동작과 설계 방법을 이해한다. 일곱째, Verilog HDL를 이용한 회로설계를 이해하고 그 특징을 공부하도록 구성하였다.
이러한 내용은 컴퓨터의 하드웨어를 이해하고 흥미를 가지고 있는 모든 사람들은 물론 대학이나 전문대학에서 디지털 논리 회로 설계의 교재로 적합하도록 구성하였다. 또한 컴퓨터 분야의 각종 자격시험이나 학사고시 등의 수험서로서 충분히 활용할 수 있도록 이론 및 연습 문제들을 폭넓게 다루고자 노력하였다.
이 책의 특징을 소개하면 회로의 설명에 가능한 한 많은 그림과 표로써 그 원리를 설명하였다. 각 장마다 요약을 두어 그 장의 내용을 정리하였으며, 연습문제에서 많은 문제를 실어 그 내용을 이해하는 데 도움이 되도록 하였다.
각 장별 요점을 간단하게 정리하면 다음과 같다.
제1장 디지털 시스템, 자료의 표현, 보수에 의한 연산, 2진 코드, 2진 논리
제2장 부울 대수의 기본 정의 , 부울 함수의 기본 정리와 성질, 부울 함수의 여러 형태
제3장 부울 함수의 간소화 방법, 카노우 맵, 테이블 방법과 2단 논리 회로의 구성
제4장 조합 논리 회로, 가산기와 감산기 구성, 다단 논리 회로의 구성
제5장 조합 논리 회로의 응용, 집적 회로를 이용한 조합 논리 회로의 설계
제6장 동기식 순차 논리 회로, 플립플롭의 구성과 특징, 순차 논리 회로의 설계
제7장 레지스터, 카운터, 메모리의 종류와 구성
제8장 레지스터 전달 및 연산 논리, 하드웨어 기술 언어와 컴퓨터 설계 개념, 산술 연산 알고리즘
제9장 프로세서 및 제어 논리의 구성, 프로세서의 구조, 제어 논리의 설계 방법
제10장 비동기 순차 논리 회로의 특징, 비동기 순차 논리 회로의 해석과 설계

이 책은 디지털 논리 회로를 설계하는 데 필요한 내용들을 가능한 한 모두 다루었으나, 형편에 따라서는 각 장을 효율적으로 가감하여 한 학기 혹은 두 학기에 걸쳐 강의할 수 있도록 구성하였다. 특히 1.5 2진 논리, 3.2.3 5변수 및 6변수의 맵, 3.5 테이블 방법의 간소화, 5.2.3 2진 감산기, 5.6.3 PAL, 6.5.4 상태 배정, 6.6 상태식을 이용한 순차 회로의 설계, 7.4.2 연관 메모리, 8.4 컴퓨터 설계의 개념, 9. 프로세서 및 제어 논리의 설계, 10. 비동기식 순차 논리 회로, 그리고, 각 장의 Verilog 설계는 생략하여도 학사고시 및 전문대학 과정의 교과 내용에는 큰 영향이 없을 것으로 생각된다. 이러한 부분은 *표시를 해놓았다. 좀 더 깊이 있고 흥미 있는 독자들은 이를 참고하기 바란다.
 저자소개
 목차
제 01 장 2진 시스템

1.1 디지털 시스템
1.3 보수에 의한 연산
1.4 2진 코드
*1.5 2진 논리
요약
연습문제

제 02 장 부울 대수와 논리 게이트

2.1 기본 정의
2.2 부울 함수의 기본 정리와 성질
2.3 부울 함수
2.4 정규형과 표준형
2.5 디지털 논리 게이트
요약
연습문제

제 03 장 부울 함수와 간소화

3.1 부울 함수의 간소화
3.2 카노우 맵
3.3 곱의 합과 합의 곱 형태의 간소화
3.4 2단 논리 회로
*3.5 테이블 방법의 간소화
*3.6 Verilog 설계
요약
연습문제

제 04 장 조합 논리 회로

4.1 조합 논리 회로
4.2 가산기와 감산기
4.3 코드 변환
4.4 조합 논리 회로의 해석
4.5 다단 논리 회로
4.6 XOR와 XNOR
*4.7 Verilog 설계
요약
연습문제

제 05 장 조합 논리 회로의 응용

5.1 집적 회로를 이용한 조합 논리 회로의 설계
5.2 2진 가산기
5.3 크기 비교기
5.4 디코더와 인코더
5.5 멀티플렉서와 디멀티플렉서
5.6 프로그래머블 논리 소자
*5.7 Verilog 설계
요약
연습문제

제 06 장 동기식 순차 논리 회로

6.1 동기 순차 회로
6.2 플립플롭
6.3 플립플롭의 시간 특성
6.4 순차 논리 회로의 해석
6.5 순차 논리 회로의 설계
6.6 상태식을 이용한 순차 회로의 설계
*6.7 Verilog 설계
요약
연습문제

제 07 장 레지스터, 카운터, 메모리

7.1 개요
7.2 레지스터
7.3 카운터
7.4 메모리
*7.5 Verilog 설계
요약
연습문제

제 08 장 레지스터 전달 및 연산 논리

8.1 레지스터 전달 언어
8.2 마이크로 동작
8.3 곱셈 및 나눗셈 알고리즘
*8.4 컴퓨터 설계의 개념
*8.5 Verilog 설계
요약
연습문제

제 09 장 프로세서 및 제어 논리의 설계

9.1 프로세서와 제어 논리
9.2 프로세서
9.3 제어 논리의 설계
9.4 Verilog 설계
요약
연습문제

제 10 장 *비둘기식 순차 논리 회로

10.1 비동기식 순차 논리 회로
10.2 비동기식 순차 논리 회로의 설계
10.3 설계 예
요약
연습문제

부록
2 0